5/24/2017,光纤在线讯,PCI Express3.0 当前具有最高到 8GB/s 的速度,在 4 GHz 时的通道损耗大约为 -20dB,因此实际上是一种闭眼规范。为了实现其比特误码率目标(1E-12),PCIe 3.0 采用了复杂的底层协议,逐个通道地确定适合的发射机去加重和接收机均衡设置。2017 年 5 月 15 日,PCI-SIG 的串行支持工作组(Serial Enabling Work Group)批准 Keysight M8020A、V 系列和 Z 系列实时示波器以及 Keysight N5990 Valiframe 软件可以用于正式的 Gold Suite(最佳组合)测试。
是德科技解决方案提供了以下获得批准的 Gold Suite(最佳组合)测试(被测设备必须通过这些测试,才称得上符合 PCI-SIG 的 PCIe 3.0 规范)。一致性测试要求在文档“PCI Express Architecture PHY Test Specification 3.0”(
详情见网站说明)
第 2.3 项测试
验证端点被测器件或设备设置了正确的、符合 M8020A 要求的发射机去加重预设置。需要使用的设备包括 M8020A JBERT、V 系列或 Z 系列实时示波器,以及 N5990A 软件和 PCI-SIG CLB3 与测试夹具。
第 2.4 和 2.7 项测试
这些测试适用于端点设备(2.4)和根组件设备(2.7)其目的有三:
1、检查被测器件是否能够通过设置正确的前冲和去加重级别,对预设置变化请求做出正确反应。
2、检查被测器件是否能够通过设置正确的前冲和去加重,对各项系数变化请求做出正确反应。
3、检查被测器件是否能够在正确的时间范围(即响应时间)内做出反应。例如,每个变化请求都必须在 500 ns 内完成。
(需要使用的设备包括 M8020A、V 系列或 Z 系列实时示波器,以及 N5990A 软件和 PCI-SIG CLB3 与测试夹具。)
第 2.3、2.4 和 2.7 项测试在行业中称为 PCIe 3.0 链路均衡发射机测试
第 2.10 和 2.11 项测试
这些测试适用于端点设备(2.10)和根组件设备(2.11)。这些测试验证被测器件可以与其链接伙伴正确协商,以适当调整该合作伙伴的发射机均衡输出。被测器件在全压力条件下经过所有阶段的训练进入环回模式.该设置与RX测试设置相同,压力信号校准也是如此。此测试的目的是,验证被测器件已经实施了自适应发射机均衡协商,并结合其自有的自适应接收机均衡,可以建立比特误码率达到或超过 1E-12 的 8GT/s 链路。需要使用的设备包括 M8020A JBERT、V 系列或 Z 系列实时示波器,以及 N5990A 软件和 PCI-SIG CLB3 与测试夹具。
第 2.10 和 2.11 项测试在行业中称为 PCIe 3.0 链路均衡接收机测试
因此,Keysight 声明其链路均衡测试产品获得了 PCI-SIG 的批准,这包括通过了 PCI Express 3.0 测试规范中的第 2.3、2.4、2.7、2.10 和 2.11 项的测试。
Thorsten Goetzelmann(负责领导 PCI-SIG 第 101 次认证大会是德科技链路均衡套件测试)与其合作者 Synopsys 公司的 Vasco Amaro。Thorsten 与 Bitifeye 紧密合作,倾力执行要求的关联数据捕获并向 PCI-SIG 提供以上数据,以获得批准将上述系统用于 Gold Suite(最佳组合)测试。
下图为Keysight提供的通过 PCI-SIG 批准的用于LinkEQ测试的Gold Suit(最佳组合)测试的设备及测试框图: